RD 確定 EDx 為 K 版,像是光 x 公司陷入大電流而無法改善;聽說 EDx 的工程師想出異想天開點子,用軟體好像可以改善,EDx 來問我司能否接受;RD / SA 用 K 版原因是:digital pin 萬一 IO pin 好死不死鎖在 O pin,準位就會鎖在某種準位,大電流無法自拔;因此 P 版 regulation (DCPS=0) 改善這個 digital 電流問題,例如:digital VDI 電壓準位有下降與 reset 電流便很小,等等...。

遑論 EDx 大材小用軟體改善想得太簡單;換個角度我司想,K 版發生可能性即使小的1/1,000,000,也是有風險索賠。為了慎重起見,只有硬體 VDI 加上 1/2 個電阻 components,就可以改善這個大電流問題。可是問題就發生在:電容 componets 不放在 ITO,而是放在 PCB 上。但是 spec. POS 這個問題也寫得很模糊,但也對客戶摸不著頭緒。後來聽說 Japan 公司拒絕了這個 proposal。

Axxxx 發表在 痞客邦 留言(0) 人氣()

1. 功能表列〔表格(A)〕→〔插入(I)〕→〔上方列(A)〕:例如:表格為3縱欄(row)x6橫列(column),可以在第3橫列某種欄位有文字描述,譬如為添加上一橫列,那第3橫列為空列,原來第3橫列換成第四橫列。      

2. 功能表列〔格式(O)〕→〔欄(C)〕打開後,假設設好 2 欄,一頁中分成 2 欄 ;或者原本 1 頁1 欄設好全部文字,中間先滑鼠按住不動,選擇部分文字塗黑色後,再依功能表列〔格式(O)〕→〔欄(C)〕打開後設好 2 欄。上面文字為 1 欄,中間文字為 2 欄,下面文字為 1 欄。

Axxxx 發表在 痞客邦 留言(0) 人氣()

在 25OC 時:
Bias=1/9 / RaRb=0x25 / EV=0x25 在 ini code 表示準位 (Vop-XV0 )及電流正常 (沒有loading)

Axxxx 發表在 痞客邦 留言(0) 人氣()

V0=(1+Rb/Ra)(1-(63-EV)/210)*2.1 = RR*(1-(63-EV)/210)*2.1
RR 就是 Regulator Register 縮寫

Axxxx 發表在 痞客邦 留言(0) 人氣()

VDDI=1.6 / 2.8 / 3.0 V
VDDA=2.2 / 2.8 / 3.0 V

Axxxx 發表在 痞客邦 留言(0) 人氣()

新竹用 probe card 去卡,但是這套新流程一定要做,畢竟不可或缺,但是多了一點費時間與金錢。

而批料 COB:gold bump 銲錫不要了,但是 pin 還是有突起後,不能換回 COG;後來我不知道新竹製工處用了什麼五鬼搬運法來換,可能是 probe card 來卡,good die 留下來,把不要的東西刷下來;但是我可以確定絕不會是 COB。

Axxxx 發表在 痞客邦 留言(0) 人氣()

  level1 level2 level3 level4
F 1000 350 750 500
J 350 500 750 1000
K 350 500 750 1000
Q 500 750 750 1000

(Hz)

Axxxx 發表在 痞客邦 留言(0) 人氣()

«12